Powered by OpenAIRE graph
Found an issue? Give us feedback
image/svg+xml art designer at PLoS, modified by Wikipedia users Nina, Beao, JakobVoss, and AnonMoos Open Access logo, converted into svg, designed by PLoS. This version with transparent background. http://commons.wikimedia.org/wiki/File:Open_Access_logo_PLoS_white.svg art designer at PLoS, modified by Wikipedia users Nina, Beao, JakobVoss, and AnonMoos http://www.plos.org/ Padua Thesis and Dis...arrow_drop_down
image/svg+xml art designer at PLoS, modified by Wikipedia users Nina, Beao, JakobVoss, and AnonMoos Open Access logo, converted into svg, designed by PLoS. This version with transparent background. http://commons.wikimedia.org/wiki/File:Open_Access_logo_PLoS_white.svg art designer at PLoS, modified by Wikipedia users Nina, Beao, JakobVoss, and AnonMoos http://www.plos.org/
addClaim

Modellizzazione e funzionamento della Resistive Random Access Memory (RRAM)

Modelling and mechanism of Resistive Random Access Memory (RRAM)
Authors: TOMAIUOLI, MARCO#idabnull;

Modellizzazione e funzionamento della Resistive Random Access Memory (RRAM)

Abstract

Le memorie RRAM (Resistive Random Access Memories) hanno recentemente mostrato caratteristiche eccezionali come alta scalabilità, alta velocità, alta densità e funzionamento a bassa energia. In questo elaborato viene presentato in generale il funzionamento della RRAM; dalla sua fabbricazione fino all'architettura della memoria. Nella prima parte del primo capitolo, viene esposta una panoramica generale sulle memorie e i dispositivi a semiconduttore, mentre nella seconda parte viene trattato il funzionamento della RRAM, analizzando nello specifico le modalità di commutazione e il processo di forming. Nel secondo capitolo viene discusso il meccanismo chimico-fisico della RRAM, la modalità per osservare il filamento conduttivo attraverso la C-AFM e viene proposta una possibile modellizzazione della RRAM per la simulazione SPICE. Nel terzo capitolo vengono proposte le due architetture principali della memoria RRAM: un transistor e un resistore (1T1R) e l'architettura cross-point con selettore. Nel quarto e ultimo capitolo viene fornita una prospettiva per le nuove applicazioni riguardanti la RRAM.

Country
Italy
Related Organizations
Powered by OpenAIRE graph
Found an issue? Give us feedback